ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ Mattel Electronics Intellivision ³ ³ Intelligent Television ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÛÛ Û "Mattel Electronics Presents" ÛÛÛÛÛÛ Û ÛÛÛ Û ÛÛÛÛÛ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ÛÛ ³De Re Intellivision³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÛÛ ÛÛÛÛÛÛ (In Latin "All About Intellivision") ÛÛÛÛÛÛ Û Û ÛÛ Û Compilation By William M. Moeller ÛÛ Û ÛÛ Û ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ Last Modified November 8, 1997 ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ Chapter IX "Intellivision T-Card" ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ Nov 08/97 - Revision 0.0 - Print in condensed mode If you have any suspicions of errors or questions, ask now while we have the cart to check. It will be returned to its owner soon. ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ INTELLIVISION EDGE CONNECTOR Motherboard CART ROM TOP BOTTOM # # ?? NC ?? - 2 1-GND -b22 STIC Pin 19 NC ?? - 4 3--MSYNC -b21 Matl Pin 7 NC ?? - 6 5-D7 -b20 STIC Pin 9 GND ?? - 8 7-D8 -b19 STIC Pin 15* GND ?? -10 9-D6 -b18 Supply ?? GND ?? -12 11-D9 -b17 CPU INTRM NC INT -14 13-D5 -b16 GND -16 Ä¿M 15-D10 -b15 GND -18 Ä´T 17-D4 -b14 GND -20 Ä´H 19-D11 -b13 GND -22 Ä´R 21-D3 -b12 GND -24 Ä´B 23-D12 -b11 GND -26 Ä´R 25-D13 -b10 GND -28 ÄÙD 27-D2 -b9 CPU BUSAK NC ?? -30 29-D14 -b8 ÚÄSTIC BC1 ÄÄÄÄ ÚÄÄÄ *1 -32 31-D1 -b7 ³ STIC BC2 ÄÄÄÄ C³ÚÄÄ *2 -34 33-D0 -b6 ³ STIC BDIR ÄÄÄÄ A³³ÚÄ *3 -36 SLOT 35-D15 -b5 ³ Mattel Pin 10 R³³ÀÄ *3 -38 ÄÄÄÄÄ37-*3 -b4 ³ Mattel Pin 12 T³ÀÄÄ *2 -40 ÄÄÄÄ-39-*2 -b3 ÃÄMattel Pin 14 ÀÄÄÄ *1 -42 ÄÄÄÄÄ41-*1 -b2 ³ GND GND GND-44 43-VCC -b1 ³ ÀÄTiming Read/Write etc. ÚÄÄÄÂÄÄÄÂÄÄÄÄÂÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³BC1³BC2³BDIR³ ³ ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 0 ³ 0 ³ 0 ³NACT ³ CPU inactive, and disconnected from bus ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 0 ³ 0 ³ 1 ³BAR ³ A memory address is being presented on the BUS ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 0 ³ 1 ³ 0 ³IAB ³ CPU is acknowledging an interrupt request ³ ³ ³ ³ ³ ³ External logic must place the starting address ³ ³ ³ ³ ³ ³ for the interrupt service routine on the bus. ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 0 ³ 1 ³ 1 ³DWS ³ Data write strobe to memory. ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 1 ³ 0 ³ 0 ³ADAR ³ This signal identifies a time interval during ³ ³ ³ ³ ³ ³ which the Data/Address bus is floated, while ³ ³ ³ ³ ³ ³ data input on the Data Bus is being interpreted ³ ³ ³ ³ ³ ³ as the effecitve memory address during a direct ³ ³ ³ ³ ³ ³ memory addressing operation. ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 1 ³ 0 ³ 1 ³DW ³ Data is being written to memory. ³ ³ ³ ³ ³ ³ Preceeds DWS by one cycle. ³ ÃÄÄÄÅÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´ ³ 1 ³ 1 ³ 0 ³DTB ³ Read strobe (external device is to place data ³ ³ ³ ³ ³ ³ on the bus. ³ ³ 1 ³ 1 ³ 1 ³INTAK ³ Interrupt acknnowledge. Followed by IAD. ³ ÀÄÄÄÁÄÄÄÁÄÄÄÄÁÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ BAR MC1 ³ NACT MC2 ³ DTB MC3 ³ CP-1600 ³t1³t2³t3³t4³ ³ ³ ³ ³t1³t2³t3³t4³ Instruction Fetch timing ³ ³ ³ ³ ³t1³t2³t3³t4³ ³ ³ ³ ³ ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ÚÄ¿ ÚÄ¿ ÚÄ¿ ÚÄ¿ ÚÄ¿ ÚÄ¿ ÚÄ¿ ÚÄÄ O1 ÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ Ä¿| ÚÄ¿| ÚÄ¿| ÚÄ¿ ÚÄ¿| ÚÄ¿ ÚÄ¿| ÚÄ¿ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄ O2 | | | | ÚÄÄÄÄÄÄÄÄÄÄÄ¿ ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÀÄÄÄÄÄÄÄÄ BC1 | | | | ÚÄÄÄÄÄÄÄÄÄÄÄ¿ ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÀÄÄÄÄÄÄÄÄ BC2 ÚÄÄÄÄÄÄÄÄÄÄÄ¿ ÄÄÙ | | ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ BDIR | ÚÄÄÄÄÄÄÄÄÄ¿ ÚÄÄÄ¿ ÄÄÄÄÄxxx³ ÃÄÄÄÄÄÄÄÄÄÄÄÄ´ ÃÄÄÄÄÄÄÄÄÄÄÄ Address ÀÄÄÄÄÄÄÄÄÄÙ ÀÄÄÄÙ Address out Data in TCART Theory of Operation ÃÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ The TCART is designed to allow 4 independent banks of standard ROM or standard static RAM to be mapped into the 1610 address space. Each ROM bank can be up to 4K in size. Each static RAM bank can be up to 2K in size. Banks can be configured though DIP switches to start at any 4K address in the 1610's address space. The DIP switches also allow the selection of RAM/ROM, and in which portion of the 4K bank the 2K of RAM resides. TCART Construction ³ ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÚÄÂÂÂÂÂÂÂÂÂÂÂÂÂÂÂÂÄ¿ a 74LS374N high order data/address ³ ³³³³³³³³³³³³³³³³ ³ b 74LS374N low order data/address ³ ³ c 74LS42N 4 to 10 decoder ³ ÚÄ¿ ÚÄ¿ ³ d 74LS04N Hex inverter ³ ³ ³ ³ ³ ÚÄ¿ ³ e 74LS08N Quad 2 input +NAND ³ ³a³ ³b³ ³ ³ ³ rhx ROM bank a (high) ³ ³ ³ ³ ³ ³c³ ³ rlx ROM bank a (high) ³ ÀÄÙ ÀÄÙ ÀÄÙ ³ J-M Toggle switches banks 1-4 ³ ³ n 54LS51J and-or-invert gate ³ ÚÄ¿ ÚÄ¿ ³ o 74LS00N quad 2 input +nand ³ ³d³ ³e³ ³ p 74LS05N 4 bit magnitude comparitor ³ ³ ³ ³ ³ ³ sn dip switches for base address ROM/RAM ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÀÄÙ ÀÄÙ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ tcart top view ³ ³ ÚÄÄÄÄÄÄÄÄ¿ÚÄÄÄÄÄÄÄÄ¿ÚÄÄÄÄÄÄÄÄ¿ÚÄÄÄÄÄÄÄÄ¿ ³ ³ ³ rh1 ³³ rh2 ³³ rh3 ³³ rh4 ³ ³ ³ ÀÄÄÄÄÄÄÄÄÙÀÄÄÄÄÄÄÄÄÙÀÄÄÄÄÄÄÄÄÙÀÄÄÄÄÄÄÄÄÙ ³ ³ ÚÄÄÄÄÄÄÄÄ¿ÚÄÄÄÄÄÄÄÄ¿ÚÄÄÄÄÄÄÄÄ¿ÚÄÄÄÄÄÄÄÄ¿ ³ ³ ³ rl1 ³³ rl2 ³³ rl3 ³³ rl4 ³ ³ ³ ÀÄÄÄÄÄÄÄÄÙÀÄÄÄÄÄÄÄÄÙÀÄÄÄÄÄÄÄÄÙÀÄÄÄÄÄÄÄÄÙ ³ ³ s1ÚÄÄÄÄÄÄ¿ s2ÚÄÄÄÄÄÄ¿ s3ÚÄÄÄÄÄÄ¿ s4ÚÄÄÄÄÄÄ¿ ³ ³ ÀÄÄÄÄÄÄÙ ÀÄÄÄÄÄÄÙ ÀÄÄÄÄÄÄÙ ÀÄÄÄÄÄÄÙ ³ ³ ÚÄ¿ ÚÄ¿ ÚÄ¿ ÚÄ¿ ³ ³ ÚÄ¿ ÚÄ¿ ³ ³ ÚÄ¿ ÚÄ¿ ³ ³ ÚÄ¿ ÚÄ¿ ³ ³ ÚÄ¿ ÚÄ¿ ³ ³ ³ ³ ³n³ ³o³ ³p³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ÀÄÙ ³ ÀÄÄÂÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ÀÄÄÄÄÂÄÄÄÄÄÄÁÄÄÄÄÂÄÄÄÄÄÄÁÄÄÄÄÄÂÄÄÄÄÄÁÄÄÄÄÄÂÄÄÄÄÄÙ GLUE for GLUE for GLUE for GLUE for ROM/RAM ROM/RAM ROM/RAM ROM/RAM bank 1 bank 2 bank 3 bank 4 Standard 2732 EPROM's (4K) are used. The type of Static RAM used is such that the pinouts are identical to the 2732, with what would be A11 on the 2764, being used for R/W. What are now standard components need some support circuitry to connect them to the 1610 bus. The 1610 bus is muliplexed and carries both addresses and data. To connect RAM/ROM to the bus, essentially all that is needed are a couple of 8 bit latches to take and hold the address while it is presented to the address inputs on the RAM/ROM, some address decoding to select where the RAM/ROM resides, and some circuitry to decode the 1610 bus phases into something that can coordinate the data transfer. RAM/ROM is organized as 4 banks of 2 chips, each taking or returning 8 bits of the 16 bit value held at each memory address in the 1610's 64K address space. Address lines A0-A10 are connected in parallel to each RAM/ROM chip. The data ports of all chips taking/returning the high order data byte and all chips taking/returning the low order data byte byte are respectively connected in parallel. The Output Enable pin on each RAM/ROM chip (both banks) are connected together. For each of the four (high,low) banks the Chip -nable lines are tied to a common source, as is the A11 (ROM)- R/W (RAM) lines. Since the 1610 address bus is multiplexed, the address presented to RAM/ROM and the address decoding circuitry must first be latched to hold the value while data is read/written from RAM/ROM. The address latch consists of 2 74LS374 octal flip/flops that have their inputs tied directly to the 1610 data/address bus. Output control for these latches is constantly low. The address is latched on eather of the 1610's BAR or ADAR bus phases. Address bits (A0-A10) from the latches is presented directly to all RAM/ROM chips. A12-A15 is sent to the address decoding section associated with each of the 4 (high,low) RAM/ROM banks so that the appropirate Chip Enable signal is generated. A11 is routed through some logic that optionally replaces the signal with a Read/Write signal needed to support static RAM. Address decoding is accomplished through the use of a 74LS85N 4 bit comparitor. This chip compares 4 bits with 4 bits and returns the result. as A>B, A A=B is connected to a dip switch labeled ENA and allows the switch to enable/disable the A=B output of the comparator, thereby enabling/disabling the RAM/ROM bank. The MS4bits of the address presented through the latches (A12-A15) are presented to the A inputs of the comparitor, and 4 bits selected by DIP switches are presented to the B inputs of the comparitor. When the bits match, the A=B output is triggered (presuming it is enabled) indicating that the RAM/ROM bank should respond. For ROM use, the A=B signal could be directly used to generate the Chip Enable signal needed to select the Bank. However, to support RAM, the signal is modified so that the select signal is generated only when the address is in the upper half or lower half of the 4K window. (The static RAM used can be no more than 2K deep.) This selection is accomplished by looking at A11. RAM/ROM selection is accomplished by using the dip switches labeled RAM and RAMH. (RAM = RAM select, RAMH = RAM High Low select). When RAM is selcted, Chip Enable is asserted when A11 = RAMH. The RAM dip switch also used to select the signal sent to the A11(ROM),R/W(RAM) line on the RAM/ROM chip in its corresponding High/Low bank. When the dip switch RAM is in one position, A11 from the address latches is routed to A11 on the (presumed) ROM chips in the bank. In the alternate position a signal from the bus phase circuitry - indicating a bus write - is sent to the R/W line on the (presumed) RAM chips in the bank. The data output ports of the RAM/ROM chips are connected directly to the 1610's bus and do not require external latches or buffers. The RAM/ROM chips used must present or take their data to/from the 1610 bus only when the appropriate Chip Enable and Output Enable signals are given, and must keep their output ports in a high impedence state at all other times. Standard 27xx series EPROMS do this. At this point, I don't know what static RAM components are compatible. A rough conceptual sketch of the TCART is shown below. 16 bits of Data Returned/Taken ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³  ÚÄÄÄ¿ A0-A10 ÚÄÁÄ¿ ÚÄÁÄ¿ ÚÄÁÄ¿ ÚÄÁÄ¿ ³ ³ L ÃÄÄÄÄÄÄÄÄÄÄÄij R ÃÄÄÄÄÄij R ÃÄÄÄÄÄij R ÃÄÄÄÄÄij R ³ ³ Address ³ A ³ A12-A15 -OE³ O ³ -OE³ O ³ -OE³ O ³ -OE³ O ³ ³ Bus ³ T ÃÄÄÄÄÄÄÄÄÄ¿ Ú³ M ÃÄÄÄÄÄij M ÃÄÄÄÄÄij M ÃÄÄÄÄÄij M ³ ÄÁÄÄÄÄÄÄÂij C ³ A11 ³ ³ ³ 1 ³¿ A11 ³ 2 ³¿ A11 ³ 3 ³¿ A11 ³ 4 ³¿ A11 ³ ³ H ÃÄÄÄÄÄÄÄ¿ ³ ³ ÀÄÄÄÙ ³ R/W ÀÄÄÄÙ ³ R/W ÀÄÄÄÙ ³ R/W ÀÄÄÄÙ ³ R/W ³ ÀÄÄÄÙ ³ ³ ³ -CE ³ -CE ³ -CE ³ -CE ³ ³  CLK ÚÄxÄxÄÙ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ³ ÚÁÄÄ¿ ³ ÚÁÄÄ¿ ³ ÚÁÄÄ¿ ³ ÚÁÄÄ¿ ³ ³ ÚÄÁÄ¿ ³ ³ ÀÄija dÃÄxÄÄÄija dÃÄxÄÄÄija dÃÄxÄÄÄija d³ ³ Address ³ ³ D ÃÄÄÄÄÄÙ ³ ³d e³ ³ ³d e³ ³ ³d e³ ³ ³d e³ ³ Decoding BC1 ³ ³ E ³ ³ ³r c³ ³ ³r c³ ³ ³r c³ ³ ³r c³ ³ BC2 ³ ³ C ³ ³ ÀÄÂÄÙÚÁÄÄ¿ ÀÄÂÄÙÚÁÄÄ¿ ÀÄÂÄÙÚÁÄÄ¿ ÀÄÂÄÙÚÁÄÄ¿ BDIR Àij O ³ ³ A11 ÀÄÄ´ G ³ ÀÄÄ´ G ³ ÀÄÄ´ G ³ ÀÄÄ´ G ³ ³ D ³ ÀÄÄÄÄÄÄÄÄij L ÃÄÄÄÄÄij L ÃÄÄÄÄÄij L ÃÄÄÄÄÄij L ³ ³ E ÃÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄij U ÃÄÄÄÄÄij U ÃÄÄÄÄÄij U ÃÄÄÄÄÄij U ³ ÀÄÄÄÙ R/W ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ ÀÄÄÄÙ Note that each bank of RAM/ROM 1-4 consists of 2 chips, one holding the high order byte, and one holding the low order byte. 16 bits of data can be held at each address in the 1610 64K address space. Also note that for each bank of RAM/ROM there is separate address decoding and A11(R/W) and -CE signal generation. Each bank is independently configurable and may hold RAM or ROM starting at any 4K address. RAM may be configured to respond only to addresses only in the upper/lower half of the 4K window. Banks may be set to overlap, and while useless for use with ROM's, this allows an entire 4K address space to be filled with RAM. 2K from one bank, and 2K from another. Configurations can include... x = don't care. Any value/state. ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ TCART disabled. ³ ÃÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄ´ ³ ³ Bank 1 ³ Bank 2 ³ Bank 3 ³ Bank 4 ³ ÃÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄ´ ³ Ena ³ 0 ³ 0 ³ 0 ³ 0 ³ ³ RAM ³ x ³ x ³ x ³ x ³ ³ RAMH ³ x ³ x ³ x ³ x ³ ³ ADDRESS ³ x ³ x ³ x ³ x ³ ÀÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÙ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ 8 K ROM installed at 05000H to 06FFFH ³ ÃÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄ´ ³ ³ Bank 1 ³ Bank 2 ³ Bank 3 ³ Bank 4 ³ ÃÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄ´ ³ Ena ³ 1 ³ 1 ³ 0 ³ 0 ³ ³ RAM ³ 0 ³ 0 ³ x ³ x ³ ³ RAMH ³ 0 ³ 0 ³ x ³ x ³ ³ ADDRESS ³ 5 ³ 6 ³ x ³ x ³ ÀÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÙ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ 8 K ROM installed at 05000H to 06FFFH ³ ³ 2 K RAM installed at 0E000H to 0E7FFH ³ ÃÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄ´ ³ ³ Bank 1 ³ Bank 2 ³ Bank 3 ³ Bank 4 ³ ÃÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄ´ ³ Ena ³ 1 ³ 1 ³ 1 ³ 0 ³ ³ RAM ³ 0 ³ 0 ³ 1 ³ x ³ ³ RAMH ³ 0 ³ 0 ³ 0 ³ x ³ ³ ADDRESS ³ 5 ³ 6 ³ E ³ x ³ ÀÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÙ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ 8 K ROM installed at 05000H to 06FFFH ³ ³ 4 K RAM installed at 0E000H to 0EFFFH ³ ÃÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄ´ ³ ³ Bank 1 ³ Bank 2 ³ Bank 3 ³ Bank 4 ³ ÃÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄ´ ³ Ena ³ 1 ³ 1 ³ 1 ³ 1 ³ ³ RAM ³ 0 ³ 0 ³ 1 ³ 1 ³ ³ RAMH ³ 0 ³ 0 ³ 0 ³ 1 ³ ³ ADDRESS ³ 5 ³ 6 ³ E ³ E ³ ÀÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÙ Tcart Circuit ÃÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ ÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ LS734 FUNCTION TABLE -------------------- Output CLK D Out CNTRL high order address/data low order address/data L ^ H H 74LS374N 74LS374N L ^ L L Octal D type Octal D type L L X QO Edge triggered Edge triggered H X X Z Flip/Flop Flip/Flop low on BAR or ADAR ? ÚÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ 4 -> 10 (output is inverted) ³ ³ ÚÄÄÄÄÄÄÄ¿ ³ ÚÄÄÄÄÄÄÄ¿ decoder 0000 -> 0111111111 ³ ÀÄ´CLK GNDÃÄ ÀÄ´CLK GNDÃÄ 74LS42N 0001 -> 1011111111 ³ (a12) oÄÄ´5q 4qÃÄo (a11) a4 Ä´5q 4qÃÄ a3 ÚÄÄÄÄÄÄÄ¿ ³ b11-d4bÄ´5d 4dÃÄ d3b-b13 b14-d4aÄ´5d 4dÃÄ d3a-b12 nc Ä´7 GNDÃÄ ³ b10-d5bÄ´6d 3dÃÄ d2b-b15 b16-d5aÄ´6d 3dÃÄ d2a-b9 nc Ä´8 6ÃÄ nc 110 DWS ³ (a13) oÄÄ´6q 3qÃÄ a10 a5 Ä´6q 3qÃÄ a2 nc Ä´9 5ÃÄÄÄÄÄÄÄÄ¿ 101 DW ³ (a14) oÄÄ´7q 2qÃÄ a9 a6 Ä´7q 2qÃÄ a1 GND Ä´d 4ÃÄÄÄÄÄÄ¿ ³ 100 BAR ³ b8-d6bÄ´7d 2dÃÄ d1b-b17 b18-d6aÄ´7d 2dÃÄ d1a-b7 bdir Ä´c 3ÃÄÄÄÄ¿ ³ ³ 011 DTB ³ b5-d7bÄ´8d 1dÃÄ d0b-b19 b20-d7aÄ´8d 1dÃÄ d0a-b6 bc2 Ä´b 2ÃÄnc ³ ³ ³ 010 IAB ³ (a15) oÄÄ´8q 1qÃÄ a8 a7 Ä´8q 1qÃÄ a0 bc1 Ä´a 1ÃÄÄ¿ ³ ³ ³ 001 ADAR ³ Ä´+5 ³-OCÃÄ GND Ä´+5 ³-OCÃÄ GND Ä´+5 ³ 0ÿ ³ ³ ³ ³ 000 NACT ³ ÀÄÄÄÁÄÄÄÙ ÀÄÄÄÁÄÄÄÙ ÀÄÄÄÁÄÄÄÙo ³ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ nc ³ ³ ³ ³ 74LS04N 74LS08N ³ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄ¿ ÚÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ nc Ä´4y GNDÃÄ nc Ä´3y GNDÃÄ ³ ³ ³ ³ ³ GND Ä´4a 3yÃÄnc? GND Ä´3b 2yÃÄÄÙ bar ³ ³ ³ ³ a11 (c1ab) oÄÄÄÄÄÄÄÄÄ´5y 3aÃÄGND GND Ä´3a 2bÃÄÄÄÄÄÄÄÄÄÄÄÄxÄxÄÙ ³ oa (bank 1) oÄÄÄÄÄÄÄÄÄ´5a 2yÃÄo a11 (c3ab) nc Ä´4y 2aÃÄÄÄ¿ ³ ³ ³ a11 (c2ab) oÄÄÄÄÄÄÄÄÄ´6y 2aÃÄo oa (bank 3) GND Ä´4b 1yÃÄÄÄxÄÄ¿ dtb ³ ³ ³ oa (bank 2) oÄÄÄÄÄÄÄÄÄ´6a 1yÃÄo a11 (c4ab) GND Ä´4a 1bÃÄÄÄxÄÄxÄÄÄÄÄxÄÙ ³ Ä´+5 ³ 1aÃÄo oa (bank 4) Ä´+5 ³ 1aÃÄÄÄÁÄÄxÄÄÄÄÄÙ ³ ÀÄÄÄÁÄÄÄÙ ÀÄÄÄÁÄÄÄÙ ³ adar ³ hex QUAD a b y ³ ³ Inverter 2 input h h h ³ ³ y = -a + AND l x l ³ ³ x l l ³ ³ ³ ³ For the ROM chips below, -CE and A11 are generated for each ³ ³ High/Low chip set from the corresponding bank of address decoding ³ ³ RAM/ROM selection (glue) that follows. ³ ³ ³ ³ line goes low on BAR or DWS ? ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ dw o ³ bank a ³ bank b ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ÚÄ´D3 c1h GNDÃÄ ³ ³ ³ ÚÄ´D3 c1l GNDÃÄ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ÚÄÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ÚÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ÃÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄÄ´ ³ ÃÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄ¿ ³ ³ oÄxÄÄ´A11 1 A4ÃÄ´ ³ ³ ³ ³ oÄxÄÄ´A11 1 A4ÃÄ´ ³ ³ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ³ ³ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ ÚÄ´D3 c2h GNDÃÄ ³ ³ ³ ³ ³ ÚÄ´D3 c2l GNDÃÄ ³ ³ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ³ ÃÄxÄÄ´ ÃÄ´D4 D2ÃÄ¿ ³ ³ ÃÄÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ³ ³ ³ ÀÄÅÄ´D5 D1ÃÄÅÄÙ ³ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ³ oÄÄ´-CE A1ÃÄ´ ³ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ÃÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄÄ´ ³ ÃÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄ´ ³ ³ oÄxÄÄ´A11 2 A4ÃÄ´ ³ ³ ³ ³ oÄxÄÄ´A11 2 A4ÃÄ´ ³ ³ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ ÚÄ´D3 c3h GNDÃÄ ³ ³ ³ ³ ³ ÚÄ´D3 c3l GNDÃÄ ³ ³ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ³ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ³ ÃÄÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ³ ÃÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ³ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ÃÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄÄ´ ³ ÃÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄ´ ³ ³ oÄxÄÄ´A11 3 A4ÃÄ´ ³ ³ ³ ³ oÄxÄÄ´A11 3 A4ÃÄ´ ³ ³ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ÀÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ³ ³ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ³ ³ ÚÄ´D3 c4h GNDÃÄ ³ ³ ³ ³ ³ ÚÄ´D3 c4l GNDÃÄ ³ ³ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ³ ³ ³ ³ ÃÄ´D4 D2ÃÄ¿ ³ ³ ÃÄÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ³ ÃÄxÄÄÁÄÅÄ´D5 D1ÃÄÅÄÙ ³ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ³ ÃÄ´D6 D0ÃÄÙ ³ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ³ ÀÄ´D7 A0ÃÄ¿ ³ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ ³ oÄ´-CE A1ÃÄ´ ³ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ³ ÚÄÄ´A10 2732 A2ÃÄ´ ³ ³ ÀÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄÄÙ ³ ÀÄÄÄxÄÄ´-OE A3ÃÄÅÄÂÄÄÄÙ ³ oÄxÄÄ´A11 4 A4ÃÄ´ ³ ³ oÄxÄÄ´A11 4 A4ÃÄ´ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ÚÄÅÄÄ´A9 A5ÃÄ´ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ ÀÄÄ´A8 A6ÃÄ´ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ Ä´VCC ÚÄÄ¿ A7ÃÄÙ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ³ ÀÄÄÄÄÁÄÄÁÄÄÄÄÙ ³ ³ ÃÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÄÄÄxÄÄÄÁÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ ³ ³ ³ ³ o From Latches LS11 bits of ³ ³ Address ³ ³ A11 for each set of ROMs ³ ³ is sent through glue ³ ³ RAM/RAMH switches may ³ ³ replace A11 with R/W for ³ ³ Static RAM access. ³ ³ ³ o To edge connector (High Data) o To edge connector (Low Data) One set of address address comparison (glue) for each set of two ROM's above. Set consists of one ROM from each bank. 4 sets in total. +5v ÄÄÚÄÂÄÂÄÂÄÂÄÂÄÂÄ¿ a b y ÚÄÁÄÁÄÁÄÁÄÁÄÁÄÁÄÁÄ¿ DW from ÄÄÄÂÄÄÂÄ ³ r ³s o 4 to 10 decoder h ³h ³l 74LS00N ³ e a r a a a a ³wb ³ x ³l ³h quad 2 input ³ n n m a 1 1 1 1 ³ta ³ l ³x ³h +nand gates ³ c a h m 2 3 4 5 ³cn ³ y = -(a*b) ÀÄÂÄÂÄÂÄÂÄÒÄÒÄÒÄÒÄÙhk ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ¿ ÚÄÄÄÄÄÄÄÄÙ ³ ³ º º º º ³ ³ o (latch a11) ÚÄÄÄÄÄÄÄÄ(ramh)ÄÄÄÄÄÄxÄÄÄÄÄxÄÄÄÄÄÄÄÄÄÄÙ ³ º º º º ³ ³ ³ ÚÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄxÄÄÄÄÄ¿ ³ ÚÄÄÄxÄÄÄÄÄÄÄÄÄÄÄÄÙ º º º º ³ ³ ÃÄxÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄxÄÄÄ¿ ³ ÚÄÄÄÄÄÄÄÄÄÄ¿ ³ ³ ³ ÉÍÍÍÍÍÍÍÍÍÍÍÍxÍxÍxͽ ³ ³ ³ ³ÚÄÄÄÂÂÄÄÄ¿ ³ ³ ³ ³ÚÄÄÄÂÂÄÄÄ¿³ ³ ³ ³ ºÚÄÄÄÂÂÄÄÄ¿ º º º ³ ³ ³ À´1a ÀÙ +5ÃÄ ³ ³ ³ ô1a ÀÙ +5ÃÙ ³ ³ ³ È´b3 ÀÙ +5ÃÄ º º º ³ ³ ÀÄÄ´2a 1cÃÄÄÄÄÄxÄ¿ ³ ³ À´1b 4bÃÄÄxÄ´ ÚÄxÄÄ´abi a2ÃÍÍxÍxÍÍÍÍo <(a14 Latch) ÚÄÄÄÄÄ´2d 1eÃÄÄÄxÄ´ ³ ÚÄxÄÄ´2b 3bÃÄÄÄÄ´ ³ nc´a>bo a1ÆÍÍxÍxÍÍÍÍo <(a13 Latch) ³ ÚÄÄ´2y 1dÃÄÄÄ´ ³ ³ ³ ÀÄÄ´2y 3aÃÄÄ¿ ³ ³ ÚÄÄ´a=bo b1ÆÍÍxͼ ³ ³ Ä´GND 1yÃÄ¿ ³ ³ ³ ³ Ä´GND 3yÿ ³ ³ ³ ³nc´a